

دانشگاه صنعتی امیر کبیر (پلی تکنیک تهران)

## گزارشکار آزمایشگاه معماری کامپیوتر - شماره ۱۰

عنوان آزمایش: بررسی RAM, CAM

نام و نام خانوادگی گردآورندگان: حسنا اویارحسینی و پویا محمدی

استاد آزمایشگاه: جناب آقای مهندس عاروان

تاریخ آزمایش: ۱۴۰۰/۹/۳۰

## آزمایش۱)

نام آزمایش: پیاده سازی و بررسی single port RAM

**شرح آزمایش**: در این بخش از آزمایش میخواهیم یک single port RAM بنویسم. ورودی و خروجی های یک single port RAM به صورت زیر می باشد:

| ورودی ها  |                                     | خروجی ها  |                   |
|-----------|-------------------------------------|-----------|-------------------|
| we        | ورودی enable نوشتن در RAM           | Dout[2:0] | داده خروجی از RAM |
|           | (اگر we = 1 باشد عملیات نوشتن و     |           |                   |
|           | اگر صفر باشد بازیابی داده رخ میدهد) |           |                   |
| clk       | کلاک                                |           |                   |
| Din[2:0]  | داده ورودی که قرار است در           |           |                   |
|           | RAM ذخيره شود                       |           |                   |
| Addr[1:0] | آدرسی که داده باید در آن ذخیره      |           |                   |
|           | شود و یا از آن خوانده شود           |           |                   |



و عملکرد آن به این صورت است که زمانی که we فعال باشد داده ای که به عنوان ورودی داده شده است در RAM و در آدرسی که توسط Addr مشخص شده است ذخیره میشود و همچنین خروجی نیز همواره داده ای که در آدرس Addr قرار دارد را نمایش میدهد. در مثالی که ما پیاده سازی کرده ایم din بیتی و Addr بیتی و RAM ما میتواند P din داده 3 بیتی را در خود ذخیره کند.

برای پیاده سازی ابتدا باید طول داده و همچنین طول آدرس را مشخص کنیم که به وسیله دو متغیر از نوع generic این کار را انجام داده ایم (data\_width:integer:= 3;addr\_width:integer = 2). \*\*در generic ،VHDL ها یک شکل محلی از Const هستند که وقتی یک جزء را نمونه سازی می کنیم، می توان مقداری به آن اختصاص داد. data\_width سپس یک آرایه با طول adder\_width میسازیم که عناصر آنها خود یک آرایه به طول ....

type ram\_type is array (2\*\*addr\_width-1 downto 0) of std\_logic\_vector (data\_width-1 downto 0);
با هر کلاک نگاه میکنیم اگر we = 1 را در آرایه دو بعدی که تعریف کرده بودیم در خانه ای با شماره addr مینویسیم. و در نهایت نیز داده ای که در درایه با شماره addr وجود دارد را در خروجی نمایش میدهیم.

لازم به ذکر است با توجه به اینکه addr به صورت یک عدد باینری از ورودی گرفته شده است برای اینکه از آن بتوانیم به عنوان ایندکس برای دسترسی به درایه های آرایه استفاده کنیم باید addr را به integer تبدیل کنیم برای این کار از دستور زیر استفاده میکنیم:

to\_integer(unsigned(addr))

و اما علتی که به این single port RAM ، RAM تک پورت دارای یک پورت دارای یک پورت دارای یک پورت ورودی (به عنوان مثال خط آدرس) است که برای ذخیره و بازیابی داده ها استفاده می شود. در اینجا پورت Addr برای هر دو عملیات خواندن و نوشتن استفاده می شود.

## آزمایش۲)

نام آزمایش: پیاده سازی و بررسی dual port RAM

**شرح آزمایش**: در این بخش از آزمایش میخواهیم یک dual port RAM بنویسم. ورودی و خروجی های یک dual port RAM به صورت زیر می باشد:

| ورودی ها     |                                      | خروجی ها  |                   |
|--------------|--------------------------------------|-----------|-------------------|
| we           | ورودی enable نوشتن در RAM            | Dout[2:0] | داده خروجی از RAM |
|              | (اگر we = 1 باشد عملیات نوشتن و      |           |                   |
|              | اگر صفر باشد بازیابی داده رخ میدهد ) |           |                   |
| clk          | کلاک                                 |           |                   |
| Din[2:0]     | داده ورودی که قرار است در            |           |                   |
|              | RAM ذخيره شود                        |           |                   |
| Addr_wr[1:0] | آدرسی که داده باید در آن ذخیره       |           |                   |
|              | شود                                  |           |                   |
| Addr_rd[1:0] | آدرسی که داده باید از آن خوانده      |           |                   |
|              | شود                                  |           |                   |



و عملکرد آن به این صورت است که زمانی که we فعال باشد داده ای که به عنوان ورودی داده شده است در RAM و در آدرسی که توسط Addr\_wr مشخص شده است ذخیره میشود و همچنین خروجی نیز همواره داده ای که در آدرس Addr\_rd قرار دارد را نمایش میدهد. در مثالی که ما پیاده سازی کرده ایم ۳ din بیتی و addr بیتی است پس یعنی RAM ما میتواند 2-2^2 داده 3 بیتی را در خود ذخیره کند. برای پیاده سازی ابتدا باید طول داده و همچنین طول آدرس را مشخص کنیم که به وسیله دو متغیر از نوع generic این کار را انجام داده ایم (data\_width : integer := 3;addr\_width : integer = 2).

\*\*در Jaddr عایک شکل محلی از Const هستند که وقتی یک جزء را نمونه سازی می کنیم، می توان مقداری به آن اختصاص داد.

\*\*طata\_width یک آرایه با طول Addr\_width میسازیم که عناصر آنها خود یک آرایه به طول data\_width

type ram\_type is array (2\*\*addr\_width-1 downto 0) of std\_logic\_vector (data\_width-1 downto 0);

با هر کلاک نگاه میکنیم اگر we = 1 بود we = 1 با هر کلاک نگاه میکنیم اگر we = 1 بود we = 1 با هر کلاک نگاه مینویسیم. و در نهایت نیز داده ای که در درایه با شماره  $addr_wr$  وجود دارد را در خروجی نمایش میدهیم.

لازم به ذکر است با توجه به اینکه addr به صورت یک عدد باینری از ورودی گرفته شده است برای اینکه از آن بتوانیم به عنوان ایندکس برای دسترسی به درایه های آرایه استفاده کنیم باید addr را به integer تبدیل کنیم برای این کار از دستور زیر استفاده میکنیم:

to integer (unsigned (addr))

و اما علتی که به این dual port RAM ، RAM گفته میشود این است که در این نوع RAM بر خلاف نوع قبل که فقط یک خط آدرس برای هر دو عملیات خواندن و نوشتن داشت، خطوط آدرس اختصاصی برای عملیات خواندن و نوشتن (به ترتیب addr\_rd و addr\_wr ) ارائه شده است.

## تفاوت single port RAM و dual port RAM:

همانطور که گفته شد تفاوت این دو نوع رم در پورت های ورودی است اولی فقط یک پورت مشترک برای تعیین آدرس داده ورودی و خروجی دارد ولی دومی دو پورت جداگانه برای این کار دارد.